科技行者

行者学院 转型私董会 科技行者专题报道 网红大战科技行者

知识库

知识库 安全导航

至顶网存储频道ST开发出90nm磁盘驱动器物理层IP

ST开发出90nm磁盘驱动器物理层IP

  • 扫一扫
    分享文章到微信

  • 扫一扫
    关注官方公众号
    至顶头条

ST开发出90nm磁盘驱动器物理层IP

作者:Zxm(整理) 2005年5月9日

关键字: ST

  • 评论
  • 分享微博
  • 分享邮件

意法半导体(STMicroelectronics,ST)最近用90纳米制程开发出多重接口物理层IP(Multi-Interface PHY,MIPHY),据称是首个可支持串行ATA(SATA)磁盘驱动器的宏单元,可用于串行连接SCSI(SAS)、光纤信道(FC)、PCI Express等接口标准;另外,能在多种驱动器上操作的单芯片方案特性则能降低成本。

透过采用经过验证的90接口设计技术,ST已经准备好在今年稍晚将SoC产品转移到90纳米制程上,从而实现更低功耗与更小的实体尺寸。经过验证的IP将进一步减小组件尺寸、加快新产品上市时程,并降低新ASIC的研发成本。此外,新的宏单元兼容于多种标准的特性,也能加速各种不同市场应用的验证过程。

ST表示,新接口IP的首个硅芯片展现了良好效能,总抖动(包含决定抖动与随机抖动)量测值少于50ps。这些成果是透过采用一种新型时基产生器(Time-Base Generato)所实现的,这种时基产生器整合了谐波PLL(锁相回路)以最小化随机抖动,使之少于2ps,同时可在每一种操作环境下提供极高的噪声抑制能力。

全新的MIPHY IP延伸了ST现有的SATA310硬宏产品线,该产品线采用ST的0.13微米制程,可整合到硬盘驱动控制器的ASIC中。SATA310符合SATA规范并通过与其它供货商的SATA兼容性测试。ST正依照客户需求开发全新IP,预计2005下半年整合MIPHY的90纳米SoC组件可达到设计输出(tape-out)阶段。

这些物理层宏单元可执行高速SERDES(serialization and de-serialization)功能,并为链接层提供20位的并行接口。在串行ATA应用中,新组件可执行任何一个主机或设备的作业,而且能在无需附加外部组件情况下,直接驱动外部信号。 

    • 评论
    • 分享微博
    • 分享邮件
    邮件订阅

    如果您非常迫切的想了解IT领域最新产品与技术信息,那么订阅至顶网技术邮件将是您的最佳途径之一。

    重磅专题
    往期文章
    最新文章